HOME > 상세정보

상세정보

컴퓨터 하드웨어 이해 및 설계 : 최신 컴퓨터 이론부터 다양한 메모리까지

컴퓨터 하드웨어 이해 및 설계 : 최신 컴퓨터 이론부터 다양한 메모리까지 (18회 대출)

자료유형
단행본
개인저자
성동수 成桐洙
서명 / 저자사항
컴퓨터 하드웨어 이해 및 설계 = Computer hardware understanding and design : 최신 컴퓨터 이론부터 다양한 메모리까지 / 성동수 지음
발행사항
서울 :   그린,   2012  
형태사항
vii, 625 p. : 삽화 ; 26 cm
ISBN
9788957271650
일반주기
색인수록  
Synchronous SRAM, DDR SDRAM, NOR/NAND, flash memory  
000 00786camcc2200241 c 4500
001 000045699749
005 20120405163751
007 ta
008 120404s2012 ulka 001c kor
020 ▼a 9788957271650 ▼g 93560
035 ▼a (KERIS)BIB000012718439
040 ▼a 241008 ▼c 241008 ▼d 244002 ▼d 211009
082 0 4 ▼a 004.22 ▼2 22
085 ▼a 004.22 ▼2 DDCK
090 ▼a 004.22 ▼b 2012
100 1 ▼a 성동수 ▼g 成桐洙
245 1 0 ▼a 컴퓨터 하드웨어 이해 및 설계 = ▼x Computer hardware understanding and design : ▼b 최신 컴퓨터 이론부터 다양한 메모리까지 / ▼d 성동수 지음
260 ▼a 서울 : ▼b 그린, ▼c 2012
300 ▼a vii, 625 p. : ▼b 삽화 ; ▼c 26 cm
500 ▼a 색인수록
500 ▼a Synchronous SRAM, DDR SDRAM, NOR/NAND, flash memory
945 ▼a KLPA

소장정보

No. 소장처 청구기호 등록번호 도서상태 반납예정일 예약 서비스
No. 1 소장처 과학도서관/Sci-Info(1층서고)/ 청구기호 004.22 2012 등록번호 121218610 도서상태 대출가능 반납예정일 예약 서비스 B M
No. 2 소장처 과학도서관/Sci-Info(1층서고)/ 청구기호 004.22 2012 등록번호 121218611 도서상태 대출가능 반납예정일 예약 서비스 B M

컨텐츠정보

목차

목차 
머리말 = ⅲ 
CHAPTER 01 컴퓨터 
 1.1. 정의 및 구성 = 3
 1.2. 하드웨어 = 3
 1.3. 인터페이스 = 4
 1.4. 중앙처리장치에서 관점에서 본 주기억장치와 입출력 장치 = 6
 1.5. 중앙처리장치와 주기억장치 사이의 정보전달 방법 = 7
 1.6. 중앙처리장치와 입출력장치 사이의 정보전달 방법  = 7
 1.7. 주기억장치와 입출력장치 사이의 정보전달 방법 = 8
 1.8. 보조 기억장치 = 9
 1.9. 소프트웨어 = 11
 1.10. 컴퓨터의 분류 = 11
 1.11. 유비쿼터스 컴퓨팅 = 12
 연습문제 = 14
CHAPTER 02 중앙처리장치  
 2.1. 중앙처리장치의 구성 = 17 
 2.2. 중앙처리장치 편의 구성 = 30
 2.3. 명령어 형식 = 62
 2.4. 주소지정 방식 = 62
 2.5. 명령의 종류 = 69
 2.6. 직접주소 방식의 해석 = 80
 2.7. 중앙처리장치의 타이밍도 = 81
 연습문제 = 96
CHAPTER 03 주기억장치(SRAM) 
 3.1. 메모리 소자의 분류 = 109
 3.2. SRAM 셀의 구성도 = 110
 3.3. SRAM 셀을 이용한 SRAM의 구성 = 113
 3.4. 설계에서 메모리 선택 시 고려사항 = 118
 3.5. SRAM의 핀 구성도 및 시간 흐름도 = 119
 3.6. 동기식 SRAM = 124
 연습문제 = 130  
CHAPTER 04 주기억장치(SRAM) 인터페이스 
 4.1. 주기억장치(SRAM) 인터페이스를 위한 첫 번재 방법 = 137
 4.2. 주기억장치(SRAM) 인터페이스를 위한 두 번재 방법 = 157
 연습문제 = 190  
CHAPTER 05 입출력장치 인터페이스
 5.1. 중앙처리장치와 입출력장치 사이의 통신 특성 및 방법 = 197
 5.2. 입출력장치 인터페이스 설계 방법 = 199
 5.3. 직접입출력 방법을 적용한 인터페이스의 예 = 201
 5.4. 문의를 이용한 입출력 방법을 적용한 인터페이스의 예 = 211
 5.5. 인터럽트를 이용한 입출력 방법을 적용한 인터페이스의 예 = 223
 5.6. DMA(Direct Memory Access) 방법의 이해 = 237
 5.7. 원 칩 마이크로컴퓨터의 소개 = 246
 연습문제 = 252 
CHAPTER 06 주기억장치(DRAM) 
 6.1. DRAM의 특성 = 263
 6.2. 읽기 시간 흐름도 = 268
 6.3. 쓰기 시간 흐름도 = 270
 6.4. DRAM 셀 구조 = 271
 6.5. 갱신 = 273
 6.6. DRAM의 종류 = 283
 6.7. 인터리빙 = 289
 연습문제 = 291
CHAPTER 07 주기억장치(DRAM) 인터페이스 
 7.1. 중앙처리장치와 DRAM사이의 인터페이스 = 298
 7.2. 조건이 일반적이지 않은 경우의 인터페이스 설계 = 328
 연습문제 = 346 
CHAPTER 08 주기억장치(ROM) 
 8.1. ROM의 특성 = 357
 8.2. ROM(masked ROM) = 357
 8.3. PROM = 361  
 8.4. EPROM 계열의 메모리 소자 특성 = 363
 8.5. UVEPROM = 367
 8.6. EEPROM = 367 
 8.7. Flash 메모리 = 368
 8.8. NOR Flash 메모리 = 369
 8.9. NAND Flash 메모리 = 375
 8.10. 차세대 메모리 = 384
 연습문제 = 387
CHAPTER 09 캐쉬(Cache) 
 9.1. 캐쉬 메모리 소개 = 395
 9.2. 지역성 = 397
 9.3. 히트율 = 400
 9.4. 캐쉬에서 블록의 크기 = 401
 9.5. 블록 배치 = 403
 9.6. 블록 식별 = 409  
 9.7. 블록 교체 = 417 
 9.8. 쓰기 전략 = 418
 연습문제 = 422 
CHAPTER 10 가상메모리 
 10.1. 캐쉬와 가상 메모리의 비교 = 428
 10.2. 페이지 배치 = 436
 10.3. 페이지 식별 = 437
 10.4. 페이지 교체 = 443
 10.5. 쓰기 전략 = 445
 10.6. 가상 주소 변환 = 446
 연습문제 = 451
CHAPTER 11 버스(bus) 
 11.1. 버스 구조의 장단점 = 461
 11.2. 버스 구조의 필요성 = 461
 11.3. PC 버스의 발전사 = 463
 11.4. PCI 버스 = 466  
 연습문제 = 481 
CHAPTER 12 마이크로프로세서
 12.1. 마이크로프로세서의 역사 = 485
 12.2. MC68000 마이크로프로세서 = 487
 12.3. 8086을 기반으로 하는 마이크로프로세서 = 484
 12.4. CISC와 RISC = 512
 12.5. 마이크로프로세서의 발전 현황 = 513
 연습문제 = 515
연습문제풀이 = 517

관련분야 신착자료

김종원 (2020)