HOME > Detail View

Detail View

전자계산기 구조

전자계산기 구조 (Loan 13 times)

Material type
단행본
Personal Author
이창희
Title Statement
전자계산기 구조/ 이창희 [외저].
Publication, Distribution, etc
서울 :   상조사 ,   2000.  
Physical Medium
435p. : 삽도 ; 26cm.
기타표제
정보처리기사 산업기사를 위한
ISBN
8937902710
General Note
색인수록  
000 00606namccc200229 k 4500
001 000001052914
005 20100805061028
007 ta
008 001127s2000 ulka 001a kor
020 ▼a 8937902710 ▼g 93560: ▼c \15000
040 ▼a 244002 ▼c 244002 ▼d 244002
049 0 ▼l 151083179 ▼l 151083180
082 0 4 ▼a 004.22 ▼2 21
090 ▼a 004.22 ▼b 2000c
245 0 0 ▼a 전자계산기 구조/ ▼d 이창희 [외저].
246 1 3 ▼a 정보처리기사 산업기사를 위한
260 ▼a 서울 : ▼b 상조사 , ▼c 2000.
300 ▼a 435p. : ▼b 삽도 ; ▼c 26cm.
500 ▼a 색인수록
700 1 ▼a 이창희
950 0 ▼b \15000

Holdings Information

No. Location Call Number Accession No. Availability Due Date Make a Reservation Service
No. 1 Location Sejong Academic Information Center/Science & Technology/ Call Number 004.22 2000c Accession No. 151083180 Availability Available Due Date Make a Reservation Service C

Contents information

Author Introduction

이창희(지은이)

Information Provided By: : Aladin

Table of Contents


목차
제1장 컴퓨터의 기본 구성
 1.1 컴퓨터 시스템이란? = 15
 1.2 하드웨어 = 15
  1.2.1 입력 장치 = 16
  1.2.2 주기억 장치 = 17
  1.2.3 보조 기억 장치 = 17
  1.2.4 중앙 처리 장치 = 18
  1.2.5 출력 장치 = 18
 1.3 소프트웨어 = 19
  1.3.1 시스템 소프트웨어 = 20
  1.3.2 응용 소프트웨어 = 21
 1.4 펨웨어 = 24
 1.5 스킨웨어 = 25
  1.5.1 관리자 = 25
  1.5.2 시스템 분석가 = 25
  1.5.3 프로그래머 = 26
  1.5.4 오퍼레이터 = 26
 연습문제 = 27
제2장 컴퓨터의 논리 회로
 2.1 부울 대수와 논리 게이트 = 33
  2.1.1 부울 대수 = 33
  2.1.2 논리 게이트 = 37
  2.1.3 대수식과 게이트의 관계 = 39
  2.1.4 논리 함수의 간소화 = 40
 2.2 조합 논리 회로 = 49
  2.2.1 반가산기 = 49
  2.2.2 전가산기 = 50
  2.2.3 병령 2진 가산기 = 51
  2.2.4 반감산기 = 53
  2.2.5 멀티플렉서 = 53
  2.2.6 디멀티플렉서 = 55
  2.2.7 디코더 = 56
  2.2.8 인코더 = 57
  2.2.9 2진수 비교기 = 59
  2.2.10 패리티 체커 = 60
 2.3 순서 논리 회로 = 61
  2.3.1 플립플롭 = 61
  2.3.2 RS 플립플롭 = 62
  2.3.3 D 플립플롭 = 63
  2.3.4 JK 플립플롭 = 64
  2.3.5 T 플립플롭 = 65
 2.4 디지털 직접 회로 = 65
  2.4.1 제조 기술에 따른 분류 = 66
  2.4.2 회로의 집적도에 따른 분류 = 68
 연습문제 = 70
제3장 컴퓨터의 데이터 표현
 3.1 데이터 표현 단위 = 91
  3.1.1 비트(BIT) = 91
  3.1.2 니블(Nibble) = 92
  3.1.3 바이트(BYTE) = 92
  3.1.4 워드(Word) = 93
  3.1.5 필드(Field) = 94
  3.1.6 레코드(Record) = 94
  3.1.7 파일(File) = 95
 3.2 데이터 표현 방법 = 95
 3.3 수치형 데이터 표현 = 96
  3.3.1 정수형 데이터 표현 = 97
  3.3.2 실수형 데이터 표현 = 103
 3.4 비수치형 데이터 표현 = 106
  3.4.2 문자형 데이터 표현 = 107
  3.4.3 논리형 데이터 표현 = 124
  3.4.3 포인터형 데이터 표현 = 125
 연습문제 = 128
제4장 컴퓨터의 기억 장치
 4.1 기억 장치의 개요 = 147
  4.1.1 기억 장치의 계층 = 147
  4.1.2 기억 장치의 성능 = 149
  4.1.3 기억 장치의 특성 = 152
 4.2 주기억 장치 = 154
  4.2.1 RAM과 ROM = 154
  4.2.2 RAM 칩의 구조 = 157
  4.2.3 주기억 장치의 구성 = 159
  4.2.4 주기억 장치의 동작 = 160
 4.3 보조 기억 장치 = 162
  4.3.1 자기 테이프 = 163
  4.3.2 자기 디스크 = 169
  4.3.3 플로피 디스크 = 172
  4.3.4 하드 디스크 = 174
  4.3.5 광 디스크 = 176
 4.4 가상 기억 장치 = 177
  4.4.1 페이징 방법 = 179
  4.4.2 세그먼테이션 방법 = 181
 4.5 고속 기억 장치 = 182
  4.5.1 복수 모듈 기억 장치 = 183
  4.5.2 인터리빙 기억 장치 = 186
  4.5.3 어소시에이티브 기억 장치 = 187
  4.5.4 캐시 기억 장치 = 190
 연습문제 = 192
제5장 컴퓨터의 중앙 처리 장치
 5.1 CPU의 구조 및 기능 = 205
  5.1.1 기억 기능 = 206
  5.1.2 연산 기능 = 208
  5.1.3 전달 기능 = 209
  5.1.4 제어 기능 = 210
 5.2 CPU의 동작 = 210
 5.3 명령어 집합 = 212
  5.3.1 데이터 전송 명령어 = 213
  5.3.2 데이터 처리 명령어 = 214
  5.3.3 프로그램 제어 명령어 = 216
 5.4 명령어 형식 = 217
  5.4.1 0 - 주소 명령어 = 218
  5.4.2 1 - 주소 명령어 = 219
  5.4.3 2 - 주소 명령어 = 220
  5.4.4 3 - 주소 명령어 = 220
 5.5 주소 지정 방식 = 221
  5.5.1 무주소 지정 방식 = 221
  5.5.2 레지스터 주소 지정 방식 = 223
  5.5.3 절대 주소 지정 방식 = 225
  5.5.4 계산 주소 지정 방식 = 226
 연습문제 = 229
제6장 컴퓨터의 제어 장치
 6.1 제어 장치의 기능 및 구조 = 243
 6.2 마이크로오퍼레이션과 사이클 = 244
  6.2.1 마이크로오퍼레이션 = 244
  6.2.2 마이크로사이클 = 249
  6.2.3 제어점 및 제어 신호 = 249
 6.3 메이저 상태와 타이밍 상태 = 251
  6.3.1 메이저 상태 = 253
  6.3.2 타이밍 상태 = 257
 6.4 제어 데이터와 제어 규칙 = 258
  6.4.1 제어 데이터 = 258
  6.4.2 제어 규칙 = 260
 6.5 제어 장치의 구현 방법 = 267
  6.5.1 논리 회로에 의한 구현 방법 = 267
  6.5.2  μ프로그램에 의한 구현 방법 = 268
 연습문제 = 270
제7장 컴퓨터의 입출력 장치
 7.1 입출력 장치 = 289
  7.1.1 입력 장치의 종류 = 289
  7.1.2 출력 장치의 종류 = 291
 7.2 기억 장치와 입출력 장치 = 292
 7.3 입출력에 필요한 기능 = 293
  7.3.1 입출력 버스 = 294
  7.3.2 입출력 인터페이스 = 296
  7.3.3 DMA 제어기 = 302
 7.4 입출력 방식 = 304
  7.4.1 CPU에 의한 입출력 = 305
  7.4.2 DMA에 의한 입출력 = 311
  7.3.3 채널에 의한 입출력 = 312
 7.5 인터럽트 체제와 동작 원리 = 317
  7.5.1 인터럽트의 기능 = 317
  7.5.2 인터럽트의 종류 = 319
  7.5.3 인터럽트 동작 = 321
  7.5.4 인터럽트 체제 = 323
  7.5.5 우선 순위 체제 = 328
 연습문제 = 332
제8장 데이터 통신
 8.1 데이터 통신의 개념 = 353
  8.1.1 데이터 통신 시스템의 구성 = 353
  8.1.2 데이터 전송 속도 = 355
  8.1.3 데이터 전송 방식 = 356
  8.1.4 통신 회선 구성 방식 = 361
  8.1.5 데이터 통신 방식 = 363
  8.1.6 데이터 교환 방식 = 364
 8.2 OSI 참조 모델 = 370
  8.2.1 OSI 참조 모델의 목적 = 371
  8.2.2 OSI 참조 모델의 개념 = 372
  8.2.3 OSI 참조 모델의 구조 = 374
 8.3 분산 처리의 개념 = 375
  8.3.1 분산 처리 시스템의 장단점 = 377
  8.3.2 분산 처리 시스템의 형태 = 377
 8.4 클라이언트 / 서버 = 390
 연습문제 = 392
부록
 부록 1-1[전자계산기 구조] 1998년 5월 17일 시행 기출 문제 = 407
 부록 1-2[전자계산기 구조] 1998년 7월 26일 시행 기출 문제 = 411
 부록 1-3[전자계산기 구조] 1998년 10월 11일 시행 기출 문제 = 416
 찾아보기 = 421


New Arrivals Books in Related Fields

김종원 (2020)