HOME > 상세정보

상세정보

電子計算機構造

電子計算機構造 (4회 대출)

자료유형
단행본
개인저자
박희용
서명 / 저자사항
電子計算機構造 = Computer architecture / 朴喜龍 著.
발행사항
서울 :   瑞文文化社 ,   1997.  
형태사항
389 p. : 삽도 ; 26 cm.
ISBN
8970040579
000 00535camccc200193 k 4500
001 000001030003
005 20100805020525
007 ta
008 980819s1997 ulka 000a kor
020 ▼a 8970040579 ▼g 93560 : ▼c \11,000
040 ▼a 244002 ▼c 244002 ▼d 244002
049 0 ▼l 151052333 ▼l 151052334
082 0 4 ▼a 004.22 ▼2 21
090 ▼a 004.22 ▼b 1997a
100 1 ▼a 박희용
245 1 0 ▼a 電子計算機構造 = ▼x Computer architecture / ▼d 朴喜龍 著.
260 ▼a 서울 : ▼b 瑞文文化社 , ▼c 1997.
300 ▼a 389 p. : ▼b 삽도 ; ▼c 26 cm.
950 0 ▼b \11,000

소장정보

No. 소장처 청구기호 등록번호 도서상태 반납예정일 예약 서비스
No. 1 소장처 세종학술정보원/과학기술실/ 청구기호 004.22 1997a 등록번호 151052333 도서상태 대출가능 반납예정일 예약 서비스 C

컨텐츠정보

저자소개

박희룡(지은이)

<데이터베이스 이론과 SQL Server 2000 실습>

정보제공 : Aladin

목차


목차

제1장 전자계산기 개요

 1. 컴퓨터의 역사 = 13

 2. 컴퓨터의 기본 구성 = 23

 3. 데이터의 개념 = 36

제2장 부울대수

 1. 2진 논리 = 41

 2. 논리 연산 = 42

 3. 부울대수 = 43

 4. 부울함수의 간소화 = 45

제3장 디지털 논리회로

 1. 기본 논리회로 = 55

 2. 조합논리회로 = 63

 3. 순차논리회로 = 78

 4. 카운터 = 87

제4장 데이터의 표현

 1. 수의 진법과 변환 = 91

 2. 데이터의 표현 방식 = 100

제5장 중앙처리장치

 1. 중앙처리장치 = 117

 2. CPU의 구조와 명령어 형식 = 126

 3. 주소 지정 방식 = 134

 4. 명령의 종류 = 141

 5. CISC와 RISC = 144

제6장 연산과 연산회로

 1. 연산장치(ALU) = 147

 2. 비수치적 연산 = 148

 3. 수치적 연산 = 154

 4. 연산회로 = 167

제7장 기억장치

 1. 기억장치 = 173

 2. 주기억장치 = 176

 3. 보조기억장치 = 182

 4. 고성능 기억장치 = 188

 5. 스택과 큐 = 203

제8장 입출력장치

 1. 입출력장치 = 207

 2. 데이터의 전송 = 214

 3. 입출력 방식 = 219

제9장 인터럽트

 1. 인터럽트 = 237

제10장 제어장치

 1. 제어장치 = 251

 2. 마이크로 오퍼레이션과 마이크로 사이클 = 258

 3. 메이저 상태와 타이밍 상태 = 273

 4. 제어 장치의 구현 = 281

 5. 마이크로 프로그램 명령 형식 = 290

제11장 병렬 처리 컴퓨터

 1. 병렬 처리의 개요 = 305

 2. 병렬 처리 하드웨어 = 308

 3. 병렬 처리 소프트웨어 = 314

제12장 데이터 통신

 1. 데이터 통신 = 319

 2. 전송 형태와 속도 = 328

 3. 네트워크 = 333

 4. 근거리 통신망과 종합 정보 통신망(LAN & ISDN) = 341

제13장 운영체제

 1. 운영체제의 개념 = 347

 2. 제어 프로그램 = 353

 3. 처리 프로그램 = 355

 4. 운영체제의 분류 = 358

제14장 인터넷

 1. 인터넷의 개요 = 361

 2. 인터넷의 구조 = 364

 3. 인터넷의 서비스 = 367

 4. HTML = 374

 5. 주요 웹사이트(Web Site) = 383



관련분야 신착자료